# Trabajo práctico final

Circuitos Lógicos Programables

Especialización en Sistemas Embebidos

Fernando Nicolas Calvet

(<u>fernando.n.calvet@gmail.com</u>)
24/04/2024

versión A

# Introduccion

Este proyecto tiene como objetivo crear un sistema digital que actúe como un contador, capaz de incrementar, decrementar su valor en función de los comandos recibidos a través de la interfaz UART (Universal Asynchronous Receiver-Transmitter) y de un clock externo que será el responsable de incrementar o decrementar el contador segun la configuracion aportada por el controlador UART.

El diseño se implementa en lenguaje VHDL (Very High Speed Integrated Circuit Hardware Description Language), que es un lenguaje de descripción de hardware utilizado para modelar y simular circuitos digitales.

El proyecto implica varias etapas, incluida la simulación del diseño para verificar su correcto funcionamiento. Finalmente, se crea un documento que documenta todo el proceso, incluyendo una explicación detallada del diseño, diagramas de bloques, capturas de simulaciones y resultados de la implementación en la FPGA.

Este proyecto integra conceptos fundamentales de diseño de hardware digital, comunicación serial y tecnología FPGA para la creación de un sistema práctico y versátil. El contador desarrollado puede ser controlado y monitoreado a través de una interfaz serial como la UART, permitiendo su aplicación en diversas tareas de conteo y control en sistemas electrónicos.

# Diagrama general del hardware a implementar



# Descripción del funcionamiento

El módulo **UART RX** recibirá datos serie con la siguiente configuración:

Baud Rate: 115200

Bits: 8

Bits de stop: 1Paridad: nula

En caso de ser un dato correcto con la configuración propia del dispositivo,entonces tomara como valido el dato y pasara el dato en forma de std\_logic\_vector al "**Counter controller**" junto con la señal de data ready.

El módulo `counter controller` examina el dato recibido y lo compara con una serie de palabras predefinidas que representan comandos válidos. Si el dato coincide con alguno de estos comandos, el `counter controller` cambia el estado de la señal de salida correspondiente. Los comandos válidos incluyen:

- "U" para incrementar (UP).
- "D" para decrementar (DOWN).
- "C" para restablecer (CLEAR).

Para el caso de UP y DOWN, tendrá prioridad UP en caso de que ambos estén en "1", y si ambos 2 están en '0', entonces el contador dejará de contar hasta en tanto vuelva a estar alguno de estos 2 valores en '1'.

El módulo `4 bit up/down counter` representa el contador final. Este módulo cuenta con un reloj independiente que controla su funcionamiento de conteo. Además de eso, recibe las señales de control generadas por el `counter controller` para determinar si debe incrementar, decrementar o restablecer su valor, según los comandos recibidos a través de la interfaz UART.

# RTL analysis

Utilizando la herramienta disponible en Vivado, se llega al este resultado:



Los archivos de descripción de hardware .vhd se concibieron de forma tal que se pueda replicar el diagrama planteado anteriormente.

En donde por un lado se tiene lo referente al receptor UART (Se tomó los archivos utilizados en la práctica de la materia).



Y por otro lado se tiene el controlador y el contador propiamente dicho:



# Simulacion

Para verificar el correcto funcionamiento del diseño completo, se desarrollaron "test benches" individuales para cada bloque y se realizó una simulación final del conjunto completo. A continuación, se presenta la simulación del sistema completo en lugar de los "test benches" individuales (enlaces a los "test benches" individuales se agregarán en breve).

# Configuración de la Simulación

#### Clocks:

**clk\_pin**: Clock general para todos los bloques (excepto el contador) con un período de 8 ns. **clk\_i**: Clock específico para el contador con un período de 20 µs.

#### Entradas:

Rxd\_pin: Entrada de datos serie.

Salidas:

Cont\_pins: Pines de salida del contador.

#### Señales Internas:

Co\_up\_o: Controla el incremento del contador.Co\_down\_o: Controla el decremento del contador.

Co\_clr\_o: Resetea el contador a 0.

#### Resultados de la Simulación

La simulación del diseño completo demuestra el correcto funcionamiento de todos los bloques individuales y su interacción dentro de la estructura jerárquica. Los datos recibidos en Rxd\_pin son procesados por el controlador, generando las señales Co\_up\_o, Co\_down\_o y Co\_clr\_o que controlan el contador. El contador actualiza su valor en función de estas señales y envía el resultado a los pines Cont\_pins.



## Marcador 1:



Se ven los valores iniciales asignados por el test bench. Se envia la letra 'U' por la puerta serie, se interpreta correctamente, se envia la señal de **rx\_data\_rdy**, el controlador configura la salida **co\_up\_o** en uno y el contador empieza a contar de forma ascendente a medida que llegan flancos positivos por **clk\_i**.

## Marcador 2:



Se vuelve a enviar un dato por la puerta serie, en este cado la letra 'l'. Como no es válido, el controlador descarta este dato y no hay modificaciones en el comportamiento.

## Marcador 3:



Se envía ahora la letra 'D' por la puerta serie. El controlador ahora cambia su configuración y pone en '1' la salida **co\_down\_o** y en '0' la salida **co\_up\_o**. El contador por su parte comienza a decrementar.

## Marcador 4:



Por último se envía por serie la letra 'C' (clear). En este caso se envía un pulso por la salida **co\_clr\_o**. El contador se pone en '0' y deja de contar inmediatamente.

## Tabla de uso de recursos





# Conclusiones

Es importante destacar que el desarrollo de este proyecto ha requerido un buen entendimiento de los principios de funcionamiento del hardware digital y FPGA. Si bien es un proyecto sencillo, me ha servido para comprender el "lenguaje" y la forma de trabajo que requiere esta tecnología.

# Posibilidades de mejora de implementación

Sería interesante realizar el contador de forma configurable tal que pueda utilizarse un "generic" para indicarle los bits de salida.

También podría mejorarse la implementación del testbench, ya que no se utiliza ninguna optimización al momento de enviar los datos simulados por la puerta serie.